商品情報にスキップ
1 2

周波数偏移変調を適用した電力・データ同時伝送システムにおける FPGAを用いた復調器の実装

周波数偏移変調を適用した電力・データ同時伝送システムにおける FPGAを用いた復調器の実装

通常価格 ¥660 JPY
通常価格 セール価格 ¥660 JPY
セール 売り切れ
税込

カテゴリ: 研究会(論文単位)

論文No: ECT21013

グループ名: 【C】電子・情報・システム部門 電子回路研究会

発行日: 2021/03/02

タイトル(英語): Implementation of FSK Demodulator using FPGA in Simultaneous Wireless Power and Data Transfer System

著者名: 藤田 誉大(明治大学),和田 和千(明治大学)

著者名(英語): Takahiro Fujita(Meiji University),Kazuyuki Wada(Meiji Universiyy)

キーワード: 電力・データ同時伝送|磁界共鳴|FPGA|周波数偏移変調|零クロス周期|移動平均フィルタ|Simultaneous data and power transmission|Magnetic resonance|FPGA|Frequency shift keying|Zero crossing period|Moving average filter

要約(日本語): 磁界共鳴無線電力伝送回路にFSKを適用した,電力とデータの同時転送回路における復調器について検討する.はじめに,受信号の正負が反転する間隔から,信号の周期を検出して復調する回路をFPGAで実装する.次に,単純な周期の検出のみでは,送信データの一回の遷移時に受信データが複数回遷移し,誤りが生じることを述べる.最後に,移動平均フィルタを適用した復調回路を実装し,ビット誤りの抑制に有用であることを示唆する.

要約(英語): An FSK demodulator of a simultaneous wireless power and data transfer system in magnetically coupled resonance circuits is proposed. First, the demodulator which detects a period of an FSK signal is implemented on an FPGA. Second, it is described that bit error occurs due to undesired multiple data transitions in a period of bit rate where the demodulator detects one bit. Finally, the demodulator with a moving average filter is implemented. It is suggested that the moving average filter suppresses the multiple data transitions and is useful for reducing the bit errors.

本誌: 2021年3月5・6日電子回路研究会

本誌掲載ページ: 19-24 p

原稿種別: 日本語

PDFファイルサイズ: 1,365 Kバイト

販売タイプ
書籍サイズ
ページ数
詳細を表示する