サブスレッショルドで動作する0.6V駆動PWM加算回路の設計
サブスレッショルドで動作する0.6V駆動PWM加算回路の設計
カテゴリ: 研究会(論文単位)
論文No: ECT21016
グループ名: 【C】電子・情報・システム部門 電子回路研究会
発行日: 2021/03/02
タイトル(英語): A 0.6V PWM Adder Circuit using the Subthreshold Region
著者名: 藤原 義弘(山形大学),伊藤 航輝(山形大学),原田 知親(山形大学)
著者名(英語): Yoshihiro Fujiwara(Yamagata University),Koki Ito(Yamagata University),Tomochika Harada(Yamagata University)
キーワード: パルス幅変調|加算器|サブスレッショルド|Pulse width Modulation|Adder|subthreshold
要約(日本語): 本研究では、PWMによる情報処理演算回路を実現するための、複数のPWM信号を加算する方法について提案する。そして、加算したPWM信号が基準クロックの周期を超える場合があるため、それをカウントする周期超過回数カウンタやPWM信号の余りをモニタする回路などを付加し、全体回路の設計・評価を行なった。
要約(英語): In this paper, we propose a method of adding multiple PWM signals in order to realize an information processing calculation circuit using PWM. Since the added PWM signal may exceed the period of the reference clock, we add a cycle excess count counter that counts the period and a circuit that monitors the rest of the PWM signal. Finally, we design and evaluate the entire circuit.
本誌掲載ページ: 37-42 p
原稿種別: 日本語
PDFファイルサイズ: 2,453 Kバイト
受取状況を読み込めませんでした
