商品情報にスキップ
1 2

データフローアーキテクチャに基づく2次元静磁場解析FITスキームのハードウェア回路化に関する検討

データフローアーキテクチャに基づく2次元静磁場解析FITスキームのハードウェア回路化に関する検討

通常価格 ¥660 JPY
通常価格 セール価格 ¥660 JPY
セール 売り切れ
税込

カテゴリ: 研究会(論文単位)

論文No: EMT21071

グループ名: 【A】基礎・材料・共通部門 電磁界理論研究会

発行日: 2021/11/01

タイトル(英語): Design Study of Hardware Circuit of FIT Scheme Based on Dataflow Architecture for 2D Magnetostatic Field Simulation

著者名: Wang Chenxu(室蘭工業大学),太田 聖也(室蘭工業大学),川口 秀樹(室蘭工業大学)

著者名(英語): Chenxu Wang(Muroran Institute of Technology),Seiya Ota(Muroran Institute of Technology),Hideki Kawaguchi(Muroran Institute of Technology)

キーワード: Finite Integration Technique |BiCG-Stab method|2D magnetostatic field|dedicated computer

要約(日本語): 電磁界解析をターゲットとした,ポータブル,低消費エネルギー、低コストな高性能計算技術の開発を目的として、著者らは、データフローアーキテクチャに基づいた専用コンピュータの開発を行ってきた。本研究では、2次元静磁場解析を目的としたFITスキームの専用回路化に際し,データフローアーキテクチャの専用回路でBiCG-Stab法処理を実現し超高速な行列計算を実現すべく,その演算回路の検討とVHDL設計と論理シミュレーションを行ったので報告する.

要約(英語): To aim to achieve high performance computation for the Finite Integration Technique (FIT) based on the BiCG-Stab method for 2D magnetostatic field simulation, the authors have been working in the development of dedicated computer with a portable, low power consumption and low cost based on a concept of dataflow architecture. In particular, we discusses the design and VHDL simulation of the integer arithmetic circuit of the BiCG-Stab matrix solver of FIT scheme based on the dataflow architecture

本誌: 2021年11月4日-2021年11月5日電磁界理論研究会

本誌掲載ページ: 111-116 p

原稿種別: 英語

PDFファイルサイズ: 1,252 Kバイト

販売タイプ
書籍サイズ
ページ数
詳細を表示する