商品情報にスキップ
1 2

注入同期技術を用いたFHSS用PLLの高速同期化の検討

注入同期技術を用いたFHSS用PLLの高速同期化の検討

通常価格 ¥660 JPY
通常価格 セール価格 ¥660 JPY
セール 売り切れ
税込

カテゴリ: 研究会(論文単位)

論文No: ECT21060

グループ名: 【C】電子・情報・システム部門 電子回路研究会

発行日: 2021/11/05

タイトル(英語): A Study to Improve the Synchronization Speed of the PLL Using the Injection Locked Technology

著者名: 鈴木 瑛大(青山学院大学),稲垣 雄志(青山学院大学),松谷 康之(青山学院大学)

著者名(英語): Akihiro Suzuki(Aoyama Gakuin University Graduate School of Science and Engineering),Yuji Inagaki(Aoyama Gakuin University),Yasuyuki Matuya(Aoyama Gakuin University)

キーワード: 位相同期回路|注入同期技術|高速同期|チャージポンプ|カウンター|PLL|Injection Locked Technology|Fast Synchronization|CP|counter

要約(日本語): 通信方式の一つとして、FHSSがBluetooth等に用いられている。FHSSではホッピングの際、プリアンブルの期間内でPLL周波数を高速にキャリアに同期させる必要がある。先行研究では注入同期により高速に周波数同期を行う手法を提案した。本報告ではさらなる同期速度の高速化を目的とし、counter、CPの検討を行なった。シミュレーションにより基準周波数2 MHzで6 μsで同期可能なことを確認した。

要約(英語): The high speed synchronization performance is required for PLL to be applied for Frequency Hopping Spread Spectrum (FHSS). Because, it is necessary to synchronize the PLL frequency and the carrier frequency in a preamble term. In the previous study, we proposed the PLL using injection locked. In this report, we show that the synchronization speed is increased to improve the counter and CP. We confirm by simulation that a synchronization time is reduced to 6 μs at the reference frequency of 2 MHz.

本誌: 2021年11月8日-2021年11月9日電子回路研究会

本誌掲載ページ: 99-103 p

原稿種別: 日本語

PDFファイルサイズ: 796 Kバイト

販売タイプ
書籍サイズ
ページ数
詳細を表示する