カスコードカレントミラーによるスイッチトカレント積分器を用いた ΔΣADCのSNDR向上に関する検討
カスコードカレントミラーによるスイッチトカレント積分器を用いた ΔΣADCのSNDR向上に関する検討
カテゴリ: 研究会(論文単位)
論文No: ECT21082
グループ名: 【C】電子・情報・システム部門 電子回路研究会
発行日: 2021/12/20
タイトル(英語): Improvement of Signal-to-Noise and Distortion Ratio in Delta-Sigma Analog-to-Digital Converter Using Switched Current Integrator by Cascode Current Mirror Connection
著者名: 鈴木 敦也(東京理科大学),岸田 亮(東京理科大学),松浦 達治(東京理科大学),兵庫 明(東京理科大学)
著者名(英語): Atsuya Suzuki(Tokyo University of Science),Ryo Kishida(Tokyo University of Science),Tatsuji Matsuura(Tokyo University of Science),Akira Hyogo(Tokyo University of Science)
キーワード: ΔΣAD変換器|信号対雑音比|積分器|カスコードカレントミラー|delta-sigma analog-to-digital converter|signal-to-noise and distortion ratio|integrator|cascode current mirror connection
要約(日本語): ΔΣADC (アナログディジタル変換器) は積分器を必要とし、SI (スイッチトカレント) 積分器はSC (スイッチトキャパシタ) 積分器に比べ小面積であるが、信号伝達の精度で劣る。本論文ではSI積分器を用いた1次ΔΣADCにおいて、カスコードカレントミラー接続を用いて信号伝達精度及び分解能向上を検討する。回路シミュレーションによる結果、信号対雑音比を約7 dB改善した。
要約(英語): An integrator is required for delta-sigma analog-to-digital converter (ΔΣ ADC). The area of switched current (SI) integrator is smaller than that of switched capacitor (SC) integrator. However, the SI integrator is inferior in signal transmission accuracy. In this paper, we improve signal transmission accuracy and resolution by using cascode current mirror connection to the SI integrator. As a circuit simulation result, signal-to-noise and distortion ratio (SNDR) is improved by about 7 dB.
本誌: 2021年12月23日-2021年12月24日電子回路研究会
本誌掲載ページ: 85-90 p
原稿種別: 日本語
PDFファイルサイズ: 1,754 Kバイト
受取状況を読み込めませんでした
