商品情報にスキップ
1 2

大振幅入力可能な低電圧・高精度サンプリング回路の検討

大振幅入力可能な低電圧・高精度サンプリング回路の検討

通常価格 ¥660 JPY
通常価格 セール価格 ¥660 JPY
セール 売り切れ
税込

カテゴリ: 研究会(論文単位)

論文No: ECT22020

グループ名: 【C】電子・情報・システム部門 電子回路研究会

発行日: 2022/03/04

タイトル(英語): Low-voltage High-SNDR Sampling Circuits for Large-scale Analog Input Signal

著者名: 船山 海斗(東京都市大学),傘 昊(東京都市大学)

著者名(英語): Kaito Funayama(Tokyo City University),Hao San(Tokyo City University)

要約(日本語): 許容入力電圧範囲を超えてしまう大振幅アナログ入力にも対応できる低電圧ADCの開発に当たり,入力信号振幅降圧可能なサンプリング回路の実現手法を検討した.低電源電圧動作し, 大振幅入力信号対応可能なサンプリングSW回路を提案し,提案SWを用いる低電圧高精度サンプリング回路の実現手法も検討した.65nm SOTB CMOSを用いた提案サンプリング回路のSPICEシミュレーヨンでは,電源電圧Vdd=0.75VのSWを用いて,最大振幅Vin=3Vの入力信号に対するサンプリングを行った結果,動作周波数がFs=10MHzで動作するサンプリング回路出力信号のSNDR=87dB(ENOB = 14.22bit)であることを確認できたので,ここで報告する.

要約(英語): This paper presents a low-supply-voltage high-SNDR sampling circuit for large-scale analog input signal as the front-end of low-voltage ADC. Proposed sampling circuit is designed in 65nm SOTB CMOS technology. SPICE simulation results of proposed sampling circuit show that SNDR=87dB(ENOB=14.22bit) is achieved while an analog input signal with the amplitude of Vin=3V is sampled at Fs=10MHz, and the Vdd=0.75V. The simulation results also show the feasibility and effectiveness of the proposed circuit technique.

本誌: 2022年3月7日-2022年3月8日電子回路研究会

本誌掲載ページ: 65-70 p

原稿種別: 日本語

PDFファイルサイズ: 1,247 Kバイト

販売タイプ
書籍サイズ
ページ数
詳細を表示する