商品情報にスキップ
1 2

容量性負荷駆動回路の低消費電力化に関する研究

容量性負荷駆動回路の低消費電力化に関する研究

通常価格 ¥660 JPY
通常価格 セール価格 ¥660 JPY
セール 売り切れ
税込

カテゴリ: 研究会(論文単位)

論文No: ECT22062

グループ名: 【C】電子・情報・システム部門 電子回路研究会

発行日: 2022/12/06

タイトル(英語): Study on Reducing Power Consumption of Capacitive Load Driver Circuit

著者名: 金井 航希(東洋大学),佐野 勇司(東洋大学)

著者名(英語): Koki Kanai(Toyo University),Yuji Sano(Toyo University)

キーワード: 容量性負荷|電力損失|電力回収回路|Capacitive load|Power loss|Energy recovery circuit

要約(日本語): 容量性負荷駆動回路において、電源電圧を脈動させる事によって負荷の充放電時の消費電力を低減する回路の実用化を図る。電源電圧を上げ下げしながらも駆動ICを自由に制御できる信号を提案した。実際に駆動回路を試作して、消費電力と課題を明らかにした。

要約(英語): In a capacitive load driver circuit, we are trying to put into practical use the circuit that reduces power consumption by charging and discharging of a load caused by smoothly rising and falling the power supply voltage. We proposed a signal conversion circuit that allows free control of the driver IC in spite of keeping to change power supply voltage continuously. We actually fabricated a prototype driver circuit and clarified power consumption reduced ratio and future tasks.

本誌: 2022年12月9日電子回路研究会

本誌掲載ページ: 19-20 p

原稿種別: 日本語

PDFファイルサイズ: 1,016 Kバイト

販売タイプ
書籍サイズ
ページ数
詳細を表示する