断熱的論理回路技術を用いたカウンタ式多段階調光制御回路の低消費電力設計
断熱的論理回路技術を用いたカウンタ式多段階調光制御回路の低消費電力設計
カテゴリ: 研究会(論文単位)
論文No: ECT23055
グループ名: 【C】電子・情報・システム部門 電子回路研究会
発行日: 2023/11/06
タイトル(英語): Design of Counter-type Multi-stage Dimming Control Circuit using Adiabatic Dynamic CMOS Logic
著者名: 石山 雅人(山形大学),横山 道央(山形大学 ),原田 知親(山形大学)
著者名(英語): Masato Ishiyama(Yamagata University),Michio Yokoyama(Yamagata University),Tomochika Harada(Yamagata University)
キーワード: 低消費電力設計|断熱的論理回路|PWM回路|カウンタ|多段階調光|Low-power design|Adiabatic logic|PWM circuits|Counter|Multi-stage dimming
要約(日本語): 本研究ではLED調光制御部に用いられるPWM回路の低消費電力化を目的とし、既存のCMOS論理回路の充放電時に発生する電力損失を低減する断熱的論理回路技術を適用した。また、バイナリカウンタ回路を用いることで20段階以上のPWM回路の素子数を削減した。回路シミュレーションの結果、20及び40段階調光回路において従来のCMOS論理回路のものと比較して87%以上消費電力が低下することが確認された。
要約(英語): In this paper, we propose to apply adiabatic dynamic CMOS logic (ADCL) to the PWM circuits which are dimming circuits of LED. In addition, the number of transistors was reduced by adapting a binary counter circuit. The simulation results showed that the power consumption of the 20- and 40-step dimming PWM circuits was reduced by more than 87% compared to that of the conventional CMOS logic circuit.
本誌: 2023年11月9日-2023年11月10日電子回路研究会
本誌掲載ページ: 7-12 p
原稿種別: 日本語
PDFファイルサイズ: 994 Kバイト
受取状況を読み込めませんでした
