65 nm CMOS技術を用いたAVCF型低消費電力TIA
65 nm CMOS技術を用いたAVCF型低消費電力TIA
カテゴリ: 研究会(論文単位)
論文No: ECT23059
グループ名: 【C】電子・情報・システム部門 電子回路研究会
発行日: 2023/11/06
タイトル(英語): An AVCF Based Transimpedance Amplifier Using 65 nm CMOS Process Technology
著者名: 冨永 晃司(岐阜大学),高橋 康宏(岐阜大学)
著者名(英語): Koji Tominaga(Gifu University),Yasuhiro Takahashi(Gifu University)
キーワード: トランスインピーダンスアンプ|光通信|TIA|AVCF|Transimpedance amplifier|optical communication|TIA|AVCF
要約(日本語): 本論文では,提案されているアクティブ電圧-電流フィードバック型トランスインピーダンスアンプ(AVCF-TIA)をベースとした 25Gbps, 0.9 pJ/bit のTIA を発表する.バックアノテーションシミュレーションの結果,提案する TIA 回路は 70.7 dB? のトランスインピーダンスゲインと16.3 GHz の帯域幅を確認することができた.また,提案する TIAは 1.2 V の電源電圧で動作し,消費電力は 22.6 mWであり,レイアウト面積は500 μm x 185 μm となった.
要約(英語): In this paper, we present a 25Gbps, 0.9 pJ/bit TIA based on the proposed active voltage-current feedback transimpedance amplifier (AVCF-TIA). From the Back-annotation simulations, the proposed TIA circuit has a transimpedance gain of 70.7 dBΩ and a bandwidth of 16.3 GHz. The proposed TIA also operates at a power supply voltage of 1.2 V, consumes 22.6 mW, and has a layout area of 500 μm x 185 μm.
本誌: 2023年11月9日-2023年11月10日電子回路研究会
本誌掲載ページ: 31-35 p
原稿種別: 日本語
PDFファイルサイズ: 2,529 Kバイト
受取状況を読み込めませんでした
