断熱型量子磁束パラメトロン回路を用いた可逆加算器の設計およびエネルギー評価
断熱型量子磁束パラメトロン回路を用いた可逆加算器の設計およびエネルギー評価
カテゴリ: 研究会(論文単位)
論文No: ASC17052
グループ名: 【B】電力・エネルギー部門 超電導機器研究会
発行日: 2017/12/11
タイトル(英語): Design of the Reversible Adder Using Adiabatic Quantum Flux Parametron and Evaluation of Energy Dissipation
著者名: 山栄 大樹(横浜国立大学),竹内 尚輝(横浜国立大学),山梨 裕希(横浜国立大学),吉川 信行(横浜国立大学)
著者名(英語): Taiki Yamae(Yokohama National University),Naoki Takeuchi(Yokohama National University),Yuki Yamanashi(Yokohama National University),Nobuyuki Yoshikawa(Yokohama National University)
キーワード: 超伝導集積回路|断熱的量子磁束パラメトロン|可逆計算|消費エネルギー|キャリールックアヘッドアダー|断熱回路|Superconducting integrated circuits|AQFP|Reversible computing|Energy dissipation|Carry look-ahead adder|Adiabatic circuits
要約(日本語): 我々は断熱的に動作させることで低消費電力を実現することができる断熱型量子磁束パラメトロン(AQFP)回路を用いた可逆ゲート(RQFP)の研究を行っている. 可逆計算による低電力コンピュータを実現するためには可逆加算器が不可欠である. 本研究ではRQFPゲートを用いた可逆全加算器, およびビット拡張した8-bit carry look-ahead adderの設計, 消費エネルギーの評価を行った.
要約(英語): We are studying reversible quantum flux parametron (RQFP) circuits using adiabatic quantum flux parametron (AQFP) gates. We designed 1-bit full adders and 8-bit carry look-ahead adders (CLA) using RQFP gates. We calculated the energy dissipation to compare reversible logic circuits to irreversible logic circuits.
原稿種別: 日本語
PDFファイルサイズ: 1,506 Kバイト
受取状況を読み込めませんでした
