仮想同期発電機制御のためのPLLを用いた系統周波数検出の誤差低減
仮想同期発電機制御のためのPLLを用いた系統周波数検出の誤差低減
カテゴリ: 部門大会
論文No: 31
グループ名: 【B】令和2年電気学会電力・エネルギー部門大会
発行日: 2020/08/28
タイトル(英語): Reduction of Grid Frequency Detection Error Using PLL for Virtual Synchronous Generator Control
著者名: 加藤純(東京都市大学),太田豊(大阪大学),中島達人(東京都市大学),三ツ木康晃(東芝三菱電機産業システム),寺園隆宏(東芝三菱電機産業システム),橋口弘(東芝三菱電機産業システム)
著者名(英語): Jun Kato (Tokyo City University), Yutaka Ota (Osaka University), Tatsuhito Nakajima (Tokyo City University), Yasuaki Mitsugi (Toshiba Mitsubishi-Electric Industrial Systems), Takahiro Terazono (Toshiba Mitsubishi-Electric Industrial Systems), Hiroshi Hashiguchi (Toshiba Mitsubishi-Electric Industrial Systems)
キーワード: 仮想同期発電機|インバータ|分散型電源|系統電圧制御|位相同期制御|virtual synchronous genrator|inverter|distributed energy source|grid voltage control|phase locked loop
要約(日本語): 地球温暖化防止や天然資源保護の観点から,太陽光発電などの再生可能エネルギーを用いた分散型電源の導入率増加に伴う,系統の安定度の低下の問題を解決するために系統連系用インバータに同期発電機の同期化力を模擬する仮想同期発電機制御が注目されている。本論文では,仮想同期発電機制御系内の位相同期制御PLL(phase loced loop)の周波数検出性能について言及している。従来型の乗算型PLLでは,系統事故に三相不平衡が,発生すると周波数の検出誤差が大きくなる問題が発生する。これ対して,周波数検出誤差の低減が,期待される改良型PLLを適用したところ周波数検出誤差の低減が,確認されインバータの電力出力応答も適切となったので報告する。
PDFファイルサイズ: 2,062 Kバイト
受取状況を読み込めませんでした
