PADDLに基づく断熱的可逆論理回路
PADDLに基づく断熱的可逆論理回路
カテゴリ: 研究会(論文単位)
論文No: ECT17054
グループ名: 【C】電子・情報・システム部門 電子回路研究会
発行日: 2017/07/20
タイトル(英語): Adiabatic Reversible Logic Based on PADDL
著者名: 西脇 友崇(岐阜大学),高橋 康宏(岐阜大学),関根 敏和(岐阜大学)
著者名(英語): Tomotaka Nishiwaki(Gifu University),Yasuhiro Takahashi(Gifu University),Toshikazu Sekine(Gifu University)
キーワード: 断熱的論理|可逆論理|セキュア|Adiabatic logic|Reversible logic|Secure
要約(日本語): 集積回路の回路技術による低消費電力性能向上の一つに,断熱的論理回路がある.現在,可逆性を有する断熱的論理回路としてトランジスタ32個からなるPADDLが提案されている.この回路は,基本的な2入力論理回路が実行可能であり,従来のCMOS論理回路に比べ差動電力が小さいことが特徴である. 本研究では, PADDLの特性を維持しつつ,かつトランジスタの数を削減した新たな回路を提案し,瞬時電力及びエネルギー消費を比較する.
要約(英語): Adiabatic logic circuit is one of techniques for lowering the power, and PADDL has been proposed as adiabatic ``reversible'' logic.The power dissipation of the PADDL circuit is smaller than that of the conventional CMOS logic, but the number of transistor in PADDL is growing larger. In this paper, we proposed a new adiabatic reversible logic based on PADDL, which has a small number of the transistors.
原稿種別: 日本語
PDFファイルサイズ: 945 Kバイト
受取状況を読み込めませんでした
