商品情報にスキップ
1 1

二帯域整合回路を備えた同時受信低雑音増幅器に関する検討

二帯域整合回路を備えた同時受信低雑音増幅器に関する検討

通常価格 ¥330 JPY
通常価格 セール価格 ¥330 JPY
セール 売り切れ
税込

カテゴリ: 研究会(論文単位)

論文No: ECT17106

グループ名: 【C】電子・情報・システム部門 電子回路研究会

発行日: 2017/10/12

タイトル(英語): Study of Concurrent LNA with Dual-Band Matching Networks

著者名: 北野 大志(岡山県立大学),小椋 清孝(岡山県立大学),森下 賢幸(岡山県立大学),伊藤 信之(岡山県立大学)

著者名(英語): Taishi Kitano(Okayama Prefectural University),Kiyotaka Komoku(Okayama Prefectural University),Takayuki Morishita(Okayama Prefectural University),Nobuyuki Itoh(Okayama Prefectural University)

キーワード: 低雑音増幅器|2帯域|相互誘導|lna|dual-band|mutual induction

要約(日本語): 無線端末のデータレート向上を目指す一つの方法として、キャリア周波数の高周波化なしに広帯域通信を実現する2.4/5.25GHz同時二帯域受信低雑音増幅器の設計・評価を行った。検討した低雑音増幅器は、インダクタの相互誘導を用いた二帯域共振回路を入出力に具備することを特徴とする。TSMC180nm CMOSプロセスを用いて試作した結果、消費電力は13.6mW、利得においては約10 %の低周波化が見られたが2.26GHzにおいて18dB、4.76GHzにおいて10dBを得る事が確認された。

要約(英語): The 2.4/5.25 GHz concurrent dual-band low noise amplifier has been studied to achieve wide-band communication without high carrier frequency usage. The proposed LNA include dual-band resonator using mutual induction in the input and output terminal. This LNA was designed and fabricated by TSMC-180nm CMOS process and its power consumption was 13.6mW. The measured S21 was caused 10 % of frequency shift, however, that were 18 dB at 2.26 GHz and 10 dB at 4.76 GHz, respectively.

原稿種別: 日本語

PDFファイルサイズ: 1,564 Kバイト

販売タイプ
書籍サイズ
ページ数
詳細を表示する