パルス幅変調を用いた0.6V動作差分演算回路
パルス幅変調を用いた0.6V動作差分演算回路
カテゴリ: 研究会(論文単位)
論文No: ECT17113
グループ名: 【C】電子・情報・システム部門 電子回路研究会
発行日: 2017/10/13
タイトル(英語): A 0.6V PWM Difference Arithmetic Circuit
著者名: 小嶋 文也(山形大学),原田 知親(山形大学)
著者名(英語): Fumiya Kojima(Yamagata University),Tomochika Harada(Yamagata University)
キーワード: パルス幅変調|差動演算回路|低電圧動作|PWM|Differential Operational Circuit|Low Power Operation
要約(日本語): 現在の集積回路は、高集積化による回路の小型化や動作速度の向上が実現されている。しかし、微細化によってリーク電流が増加し、消費電力が増大する問題がある。そこで、リーク電流の一種であるサブスレッショルド電流を用いた回路の研究が行われている。しかし、この電流を使用すると電源電圧が低くなるため、使用電圧範囲が狭い、ノイズに弱いといった欠点があり、アナログ信号のまま演算を行うことは困難であった。そこで本研究では、振幅に情報を持つアナログ信号を、時間軸に情報を持つPWM信号に変換し、差分演算を行うことで、微小信号でもノイズの影響を受けにくい差分演算回路の設計と評価を行った。
要約(英語): In this paper, we design and evaluate a difference arithmetic circuit which is not easily influenced by noise by converting an analog signal having information on amplitude into a PWM signal having information on the time axis.
原稿種別: 日本語
PDFファイルサイズ: 1,674 Kバイト
受取状況を読み込めませんでした
