3次Sturdy-MASH ΔΣADCの性能改善に関する検討
3次Sturdy-MASH ΔΣADCの性能改善に関する検討
カテゴリ: 研究会(論文単位)
論文No: ECT18002
グループ名: 【C】電子・情報・システム部門 電子回路研究会
発行日: 2018/01/18
タイトル(英語): A Study on Performance Improvement of Third Order Sturdy-MASH delta-sigma ADC
著者名: 吉田 浩志(東京理科大学),兵庫 明(東京理科大学),松浦 達治(東京理科大学)
著者名(英語): hiroshi yoshida(Tokyo University of Science),Akira Hyogo(Tokyo University of Science),Tatsuji Matsuura(Tokyo University of Science)
キーワード: デルタシグマ|MASH|Sturdy-MASH|量子化誤差|信号伝達関数|雑音伝達関数|delta sigma|MASH|Sturdy-MASH|quantizer error|signal transfer function|noise transfer function
要約(日本語): ΔΣADCを高次化する手法としてSturdy-MASH ΔΣADC(以下S-MASH ΔΣADC)が提案されている[1]。S-MASH ΔΣADCの欠点の一つに、初段の量子化雑音を完全には消さずにノイズシェーピングすることによるSNRの劣化が挙げられる。本研究では初段の量子化雑音を消しきるためにフィードフォワードパスを次段に用いてS-MASH帰還パスを各段で分割することにより、信号パスのDEM(Dynamic Element Matching)を省略し、トランジスタレベルでの実装を考慮した構成を検討した。
要約(英語): In this research, we propose a new S-MASH configuration which fully cancels the first stage quantization noise. It has the divided feedforward path and S-MASH feedback path at each stage. By perfect quantization noise cancellation, it omits the need of multi-bit quantizer with DEM (Dynamic Element Matching) on the signal path in the first loop.
原稿種別: 日本語
PDFファイルサイズ: 854 Kバイト
受取状況を読み込めませんでした
