リング発振器を用いたTDCのしきい値ばらつきに対する精度劣化の検討
リング発振器を用いたTDCのしきい値ばらつきに対する精度劣化の検討
カテゴリ: 研究会(論文単位)
論文No: ECT18015
グループ名: 【C】電子・情報・システム部門 電子回路研究会
発行日: 2018/03/07
タイトル(英語): A study on the accuracy degradation of TDC using the ring oscillator on the dependence of the threshold voltage variation
著者名: 三輪 周平(青山学院大学),稲垣 雄志(青山学院大学),松谷 康之(青山学院大学)
著者名(英語): Shuhei Miwa(Aoyama Gakuin University Graduate school),Yuji Inagaki(Aoyama Gakuin University),Yasuyuki Matsuya(Aoyama Gakuin University)
キーワード: リング発振器|しきい値電圧ばらつき|時間デジタル変換回路|ring oscillator|threshold voltage variation|Time to digital converter
要約(日本語): インバータによるリング発振器の各インバータの出力にカウンタを接続し、各カウンタの出力を平均することにより時間をデジタル値に変換するTDCについて、インバータのしきい値ばらつきと変換精度の関係を検討した。回路シミュレーションを用いたモンテカルロシミュレーションの結果、±85mVのしきい値ばらつきにより107.5nsの変換誤差が生ずることを明らかにした。
要約(英語): We focused on TDC converts time to digital by averaging outputs of each counter connected inverter output of ring oscillator. We examined the relationship between V_TH variation and conversion error. As results of simulation, the time error of 107.5ns occurs due to the V_TH variation of ±85mV.
原稿種別: 日本語
PDFファイルサイズ: 964 Kバイト
受取状況を読み込めませんでした
