CMOSインバータ型広帯域差動増幅回路の安定化設計
CMOSインバータ型広帯域差動増幅回路の安定化設計
カテゴリ: 研究会(論文単位)
論文No: ECT18017
グループ名: 【C】電子・情報・システム部門 電子回路研究会
発行日: 2018/03/07
タイトル(英語): Stability Design of a CMOS Inverter-Based Broadband Amplifier
著者名: 畑中 南海(会津大学),束原 恒夫(会津大学)
著者名(英語): Minami Hatanaka(University of Aizu),Tsuneo Tsukahara(University of Aizu)
キーワード: 差動増幅回路|同相モード抑圧回路|CMOSインバータ|同相信号除去比|Differential amplifier|Common mode suppression circuit|CMOS inverter|Common mode rejection ratio
要約(日本語): 本稿では、CMOSインバータ型広帯域差動増幅回路の安定化設計について述べる。安定性を得るためには、同相信号除去比(CMRR)が重要な項目となる。この増幅回路は、同相モード抑圧回路とCMOSインバータ回路から構成される。この回路設計は、VDEC(大規模集積システム設計教育センター)を通じたローム社の0.18?mプロセスパラメターを用いる。
要約(英語): In my research, we describe stability design of a CMOS inverter-based broadband amplifier. In order to get stability, common-mode rejection ratio(CMRR) is a material factor. This amplifier is composed of common mode suppression circuits and CMOS inverters. This circuit is designed using ROHM 0.18?m CMOS process parameters.
原稿種別: 日本語
PDFファイルサイズ: 824 Kバイト
受取状況を読み込めませんでした
