位相差に応じた収束方法を用いたサブスレッショルド動作フィルタレスPLL回路
位相差に応じた収束方法を用いたサブスレッショルド動作フィルタレスPLL回路
カテゴリ: 研究会(論文単位)
論文No: ECT18032
グループ名: 【C】電子・情報・システム部門 電子回路研究会
発行日: 2018/03/08
タイトル(英語): A subthreshold Filter-less PLL circuit using the convergence method at the phase difference
著者名: 高橋 圭吾(山形大学),小嶋 文也(山形大学),原田 知親(山形大学)
著者名(英語): Keigo Takahashi(Yamagata University),Fumiya Kojima(Yamagata University),Tomochika Harada(Yamagata University)
キーワード: PLL回路|低電圧動作|サブスレッショルド電流|Phase locked loop|Low voltage operation|Subthreshold current
要約(日本語): 現在、集積回路は微細化が進むことでリーク電流により消費電力が増加している。そこで消費電力を抑えるため、リーク電流の一種であるサブスレッショルド電流を用いた回路の研究、設計、試作が行われている。そこで、本研究では、2つのクロック間の位相差に応じた収束モードを用いた、サブスレッショルド領域で動作するフィルタレスPLLについて検討し、評価をおこなった。
要約(英語): Nowadays, the power consumption of the integrated circuit is increasing due to the leakage current as the miniaturization progresses. To reduce the power consumption, the circuits using subthreshold current, which is a type of leakage current, are designed and fabricated. In this study, we design and evaluate Filter-less PLL using subthreshold region with the convergence mode according to phase difference.
原稿種別: 日本語
PDFファイルサイズ: 774 Kバイト
受取状況を読み込めませんでした
