CMOS負性インピーダンス回路によるトランスインピーダンスアンプの帯域幅拡張
CMOS負性インピーダンス回路によるトランスインピーダンスアンプの帯域幅拡張
カテゴリ: 研究会(論文単位)
論文No: ECT18070
グループ名: 【C】電子・情報・システム部門 電子回路研究会
発行日: 2018/10/11
タイトル(英語): Bandwidth Extension of Transimpedance Amplifier Using CMOS Negative Impedance Circuit
著者名: 田川 諒(岐阜大学),高橋 康宏(岐阜大学)
著者名(英語): Ryo Tagawa(Gifu University),Yasuhiro Takahashi(Gifu Univertisy)
キーワード: トランスインピーダンス|TIA|負性インピーダンス|NIC|CMOS|光通信|Transimpedance|TIA|Negative impedance|NIC|CMOS|Optical communication
要約(日本語): この論文はCMOS 負性インピーダンス回路(NIC)を用いたトランスインピーダンスアンプ(TIA)の新たな提案構成を紹介する.TIAの帯域幅拡張はNICによる周波数ピーキングにより実現される.SPICEシミュレーションの結果,提案構成はTIAの帯域幅拡張を確認することができた.
要約(英語): This paper presents a new transimpedance amplifier (TIA) configurations using a CMOS negative impedance converters (NIC). The bandwidth extension of TIA is realized by using NIC having frequency peaking. From the SPICE simulation results, the proposed configuration can be expanded the bandwidth of TIA.
原稿種別: 日本語
PDFファイルサイズ: 1,026 Kバイト
受取状況を読み込めませんでした
