TimeAMPを用いたPLL用位相検出器の一検討
TimeAMPを用いたPLL用位相検出器の一検討
カテゴリ: 研究会(論文単位)
論文No: ECT18081
グループ名: 【C】電子・情報・システム部門 電子回路研究会
発行日: 2018/10/12
タイトル(英語): A study of TimeAMP Phase Detector for PLL
著者名: 村越 悠太(青山学院大学),松谷 康之(青山学院大学),稲垣 雄志(青山学院大学)
著者名(英語): Yuta Murakoshi(Aoyama Gakuin University Graduate school ),Yasuyuki Matuya(Aoyama Gakuin University),Yuji Inagaki(Aoyama Gakuin University)
キーワード: 位相同期技術|位相検出器|時間増幅|PLL|phase detector|TimeAMP
要約(日本語): 近年、電子デバイスの低電圧動作が求められている。しかし、低電圧でPLLを用いたとき、回路全体の動作速度が低下し、デッドタイムを原因とする位相同期精度の劣化が生じる。本研究ではデッドタイムを縮小するために、検出した位相差を増幅して出力することが可能なTimeAMP位相検出器を提案した。シミュレータを用いて基準周波数10MHzでデッドタイムを1/10に縮小可能なことを確認した。
要約(英語): Electronic devices require low voltage supply operation. However, the accuracy of PLL is degraded due to dead time. We propose a “TimeAMP phase detector” for reducing the dead time. We confirm the dead time is reduced to 1/10 at the reference frequency of 10 MHz by the transistor level simulation.
原稿種別: 日本語
PDFファイルサイズ: 1,147 Kバイト
受取状況を読み込めませんでした
