商品情報にスキップ
1 1

複素バンドパスΔΣADC低消費電力化技術に関する研究

複素バンドパスΔΣADC低消費電力化技術に関する研究

通常価格 ¥330 JPY
通常価格 セール価格 ¥330 JPY
セール 売り切れ
税込

カテゴリ: 研究会(論文単位)

論文No: ECT18084

グループ名: 【C】電子・情報・システム部門 電子回路研究会

発行日: 2018/12/20

タイトル(英語): Study on Low-Power Technique for Complex Bandpass Delta-Sigma ADC.

著者名: 寺西 司(東京都市大学),潘 春暉(東京都市大学),傘 昊(東京都市大学)

著者名(英語): Tsukasa Teranishi(Tokyo City University),Chunhui Pan(Tokyo City University),Hao San(Tokyo City University)

キーワード: 複素ΔΣAD変調器|SAR ADC|Complex Delta Sigma AD modulator|SAR ADC

要約(日本語): 無線通信システムで多用する複素ΔΣADCの高精度化と低電力化のため,イメージ除去でI,Qパスミスマッチ影響を軽減すると同時に,マルチビット量子化器とフィードフォワード(FF)構成が採用されるが,FF構成では増幅器を用いた加算器が必要で,FLASH型量子化器の場合,回路規模と消費電力が大きくなってしまう.本研究はダイナミック回路を用いて低消費電力化をする方法を提案し,シミュレーションで実現可能性を確認できたので報告する.

要約(英語): This paper presents low power techniques of the complex bandpass Delta-Sigma AD modulator (CBPDSM) with SAR quantizer for the application of wireless communication system. In a conventional complex bandpass Delta-Sigma ADC, image rejection technique is used to relax the effects of I and Q path mismatch. Multibit quantizer and the feedforward (FF) configuration are preferred to improve SNR with low power consumption. However, in a multibit CBPDSM realized by flash quantizer with feedforward configuration, an adder using an amplifier is necessary, the active area and power consumption become large. In this work, we propose a method to reduce power consumption by using a dynamic circuit and report its feasibility by simulation.

原稿種別: 日本語

PDFファイルサイズ: 1,664 Kバイト

販売タイプ
書籍サイズ
ページ数
詳細を表示する