商品情報にスキップ
1 1

スペクトル圧縮マルチバンド多重手法を採用した高速大容量ストレージ向け12.8Gb/sデイジーチェーン型ダウンリンクインターフェース

スペクトル圧縮マルチバンド多重手法を採用した高速大容量ストレージ向け12.8Gb/sデイジーチェーン型ダウンリンクインターフェース

通常価格 ¥330 JPY
通常価格 セール価格 ¥330 JPY
セール 売り切れ
税込

カテゴリ: 研究会(論文単位)

論文No: ECT18096

グループ名: 【C】電子・情報・システム部門 電子回路研究会

発行日: 2018/12/21

タイトル(英語): A 12.8 Gb/s Daisy Chain-Based Downlink I/F Employing Spectrally Compressed Multi-Band Multiplexing for High-Bandwidth and Large-Capacity Storage Systems

著者名: 坪内 雄大(東芝メモリ),宮下 大輔(東芝メモリ),佐藤 裕治(東芝メモリ),都井 敬(東芝メモリ),橘 文彦(東芝メモリ),森本 誠(東芝メモリ),弘原海 潤治(東芝メモリ),藤本 竜一(東芝メモリ),出口 淳(東芝メモリ)

著者名(英語): Yuta Tsubouchi(Toshiba Memory Corporation),Daisuke Miyashita(Toshiba Memory Corporation),Yuji Satoh(Toshiba Memory Corporation),Takashi Toi(Toshiba Memory Corporation),Fumihiko Tachibana(Toshiba Memory Corporation),Makoto Morimoto(Toshiba Memory Corporation),Junji Wadatsumi(Toshiba Memory Corporation),Ryuichi Fujimoto(Toshiba Memory Corporation),Jun Deguchi(Toshiba Memory Corporation)

キーワード: デイジーチェーン|広帯域|大容量ストレージ|NANDフラッシュメモリ|高速インターフェース|ブリッジ|daisy chain|high bandwidth|large-capacity storage|NAND flash memory|high-speed interface|bridge

要約(日本語): 本稿ではNANDストレージ向けダウンリンクインターフェース(I/F)を提案する。当I/Fは新規提案の信号多重方式を採用することで、デイジーチェーン状に縦続接続された4個のブリッジチップを介して1コントローラチャネルあたり最大32個のNANDパッケージを接続可能とした。提案I/Fは試作評価にて627.8mW(TX1個+RX4個)の消費電力および1E?12未満のBERで12.8Gb/sのデータレートを達成した。

要約(英語): A storage-downlink I/F employing a tapered-BW daisy-chained topology is proposed. It is enabled by a proposed signal multiplexing technique to exploit the low throughput of NAND I/O, which allows a NAND controller to handle 32 NAND PKGs on a single I/F channel. The fabricated I/F achieved 12.8 Gb/s with BER of < 1E?12 while consuming 627.8 mW for one TX + four RXs.

原稿種別: 日本語

PDFファイルサイズ: 1,373 Kバイト

販売タイプ
書籍サイズ
ページ数
詳細を表示する