逐次比較型A/D変換回路に搭載することを目的としたdouble-tail型コンパレータの設計と試作
逐次比較型A/D変換回路に搭載することを目的としたdouble-tail型コンパレータの設計と試作
カテゴリ: 研究会(論文単位)
論文No: ECT19004
グループ名: 【C】電子・情報・システム部門 電子回路研究会
発行日: 2019/01/24
タイトル(英語): Design and fabrication of the low power double-tail comparator embedded in the successive approximation type A/D conversion.
著者名: 伊藤 裕也(愛知工業大学),五島 敬史郎(愛知工業大学),津田 紀生(愛知工業大学)
著者名(英語): Yuya Ito(Aichi institute of technology),Keishiro Goshima(Aichi institute of technology),Norio Tsuda(Aichi institute of technology)
キーワード: A/D変換回路|ダブルテールコンパレータ|低消費電力ラッチコンパレータ|A/D conversion|double-tail comparator|Lowpower Latch comparator
要約(日本語): 近年、A/D変換回路の低消費電力化が必要とされている。低消費電力動作に優れたA/D変換の方式としては逐次比較型A/D変換が最適である。逐次比較型A/D変換回路に搭載される代表的なコンパレータとしては連続型コンパレータと同期型コンパレータがあり、同期型コンパレータは定常消費電力がなく消費電力性に優れる。本研究では逐次比較型A/D変換回路に搭載することを目的とした低消費電力double-tailコンパレータの設計および試作を行った。
要約(英語): In recent years, low power consumption of the A / D conversion is required. In this research, we designed and fabricated a low power double-tail comparator aiming to be embedded in the successive approximation type A / D conversion.
原稿種別: 日本語
PDFファイルサイズ: 1,430 Kバイト
受取状況を読み込めませんでした
