可変遅延セルによるバーニア型サブレンジングTDCの検討
可変遅延セルによるバーニア型サブレンジングTDCの検討
カテゴリ: 研究会(論文単位)
論文No: ECT19065
グループ名: 【C】電子・情報・システム部門 電子回路研究会
発行日: 2019/09/20
タイトル(英語): A Study of the Vernier Type Coarse-Fine Time-to-Digital Converter using multiple delay cell
著者名: 田中 駿佑(青山学院大学大学院),松谷 康之(青山学院大学),稲垣 雄志(青山学院大学)
著者名(英語): Shunsuke Tanaka(Aoyama Gakuin University Graduate school),Yasuyuki Matsuya(Aoyama Gakuin University),Yuji Inagaki(Aoyama Gakuin University)
キーワード: 時間デジタライザ|サブレンジングTDC|MDインバータ|量子化誤差|RSフリップフロップ|Time to Digital Converter|Coarse Fine TDC|Multi-Delay Inverter|Quantization Error| RS flip flop
要約(日本語): TDCに対し、分解能を可変とする回路を用いてサブレンジング化する検討を行った。従来回路は低分解能TDC、高分解能TDC及び量子化誤差抽出器が必要であった。しかし本稿では、分解能を切換え可能なセル回路を構成し、セルを縦列接続することでサブレンジングTDCを構成した。提案回路に対し、DNL及びINLを回路シミュレータにより求めるとDNL、INLは±0.06 LSB以内となった。
要約(英語): We propose a Coarse Fine TDC that switches resolution. The proposed TDC consists of cascade connected circuits. This circuit realizes coarse and fine resolution at one cell. The proposed TDC achieved DNL and INL of ± 0.06 LSB.
原稿種別: 日本語
PDFファイルサイズ: 542 Kバイト
受取状況を読み込めませんでした
