次数縮小モデルを用いたブロックLIMによる多導体系シミュレーションの高速化
次数縮小モデルを用いたブロックLIMによる多導体系シミュレーションの高速化
カテゴリ: 研究会(論文単位)
論文No: ECT19094
グループ名: 【C】電子・情報・システム部門 電子回路研究会
発行日: 2019/12/18
タイトル(英語): Fast simulation of multiconductor transmission lines using Block Latency Insertion Method and reduced order model
著者名: 下村 智章(静岡大学),浅井 秀樹(静岡大学)
著者名(英語): Tomoaki Shimomura(Shizuoka University),Hideki Asai(Shizuoka University)
キーワード: ブロックLIM|次数縮小モデル|高速回路シミュレーション|Block Latency Insertion Method|Reduced Order Model|Fast Circuit Simulation
要約(日本語): LIM(Latency Insertion Method)とは,陽的な差分法を利用した,回路網の高速な過渡解析手法である.ブロックLIMとは,密度が高く,強結合した回路網に適したLIMである.次数縮小されたモデルの解析は回路方程式の変数が減少し,行列計算コストの大幅な削減が期待できる.本研究は,対象となる多導体系の等価回路モデルの次数縮小モデルを使用し,ブロックLIMによる,より高速かつ数値安定的なシミュレーションを実行する.
要約(英語): Block Latency Insertion Method is one of the efficient transient analysis methods for high density and tightly coupled network. The transient analysis of the reduced order model can be expected to reduce the matrix calculation cost. This research uses Block-LIM and reduced order model of the multiconductor system to perform faster and stable simulation.
原稿種別: 日本語
PDFファイルサイズ: 1,597 Kバイト
受取状況を読み込めませんでした
