商品情報にスキップ
1 1

PD飽和時間検出方式CMOSイメージセンサにおける不感帯の削減の研究

PD飽和時間検出方式CMOSイメージセンサにおける不感帯の削減の研究

通常価格 ¥330 JPY
通常価格 セール価格 ¥330 JPY
セール 売り切れ
税込

カテゴリ: 研究会(論文単位)

論文No: ECT19105

グループ名: 【C】電子・情報・システム部門 電子回路研究会

発行日: 2019/12/19

タイトル(英語): A study on dead zone reduction of a CMOS image sensor with PD saturation time detection

著者名: 大野 航生(青山学院大学大学院),稲垣 雄志(青山学院大学),松谷 康之(青山学院大学)

著者名(英語): Koki Ono(Aoyama Gakuin University Graduate School of Science and Engineering),Yuji Inagaki(Aoyama Gakuin University),Yasuyuki Matsuya(Aoyama Gakuin University)

キーワード: CMOSイメージセンサ|PD飽和時間検出|広ダイナミックレンジ|クロックフィードスルー|CMOS Image Sensor|PD Saturation Time Detection|Wide Dynamic Range|Clock Feed-through

要約(日本語): PD飽和時間検出方式のイメージセンサはPDに蓄積された電荷の読み出しに加え、PDが飽和するまでの時間を検出することでダイナミックレンジを拡大できる。しかし、PDが飽和してから検出されるまでに遅延時間が存在するため、照度検出の不感帯が生じる。本研究ではこの問題に対し、比較器にクロックフィードスルーによって生成された比較電圧を入力することで遅延時間を短縮し、照度検出の不感帯を削減する回路を提案した。

要約(英語): In this research, we proposed a method that generates a comparison voltage of a comparator created by a clock feed-through. Compared with previous research, proposed circuit reduced a dead zone of illuminance detection. We confirmed the operation and characteristics by simulation.

原稿種別: 日本語

PDFファイルサイズ: 1,058 Kバイト

販売タイプ
書籍サイズ
ページ数
詳細を表示する