商品情報にスキップ
1 1

位相補償構成による4相LC電圧制御発振器の位相雑音低減

位相補償構成による4相LC電圧制御発振器の位相雑音低減

通常価格 ¥330 JPY
通常価格 セール価格 ¥330 JPY
セール 売り切れ
税込

カテゴリ: 研究会(論文単位)

論文No: ECT20022

グループ名: 【C】電子・情報・システム部門 電子回路研究会

発行日: 2020/01/23

タイトル(英語): Phase Noise Reduction of 4-Phase LC Voltage-Controlled Oscillator using Phase-Compensation Architecture

著者名: 筧 祐弥(日本工業大学),宇賀神 守(日本工業大学),伊藤 信之(岡山県立大学)

著者名(英語): Yuya Kakei(NIPPON INSTITUTE OF TECHNOLOGY),Mamoru Ugajin(NIPPON INSTITUTE OF TECHNOLOGY),Nobuyuki Itoh(OKAYAMA PREFECTURAL UNIVERSITY)

キーワード: 電圧制御発振器|FoM|位相雑音|voltage-controlled oscillators|Figure of Merit|PhaseNoise

要約(日本語): 無線規格の高周波化に伴ってLC電圧制御発振器(VCO)の位相雑音が増大している。本研究では、プロセス微細化や共振器Q値の増大といった従来手法ではなく、VCOの4相出力を用いた位相補償により位相雑音の低減を図った。今回は180nm CMOSプロセスのパラメータを用いたspecter RF を使用しシミュレーションを行った。その結果、29GHz発振のVCO位相雑音を3~6[dB]、FoMを5~9[dB]改善できることを示した。

要約(英語): Phase noise is increasing with the increase of operation frequency of voltage-controlled oscillators. We tried to reduce the phase noise by using phase-compensation architecture instead of a process miniaturization or increasing the resonator Q factor. The specter-RF simulations with 180-nm CMOS parameters show the possibility of 3 to 6-dB phase-noise reductions and 5 to 9-dB FoM improvements.

原稿種別: 日本語

PDFファイルサイズ: 1,085 Kバイト

販売タイプ
書籍サイズ
ページ数
詳細を表示する