ミニマルファブでのLSI試作へのミニマルEDA適用報告
ミニマルファブでのLSI試作へのミニマルEDA適用報告
カテゴリ: 研究会(論文単位)
論文No: ECT20048
グループ名: 【C】電子・情報・システム部門 電子回路研究会
発行日: 2020/06/04
タイトル(英語): Minimal EDA application to LSI development with Minimal Fab
著者名: 森山 誠二郎(アナジックス),吉野 理貴(法政大学),安田 彰(法政大学),浦 伸吾(ロジック・リサーチ),若杉 雄彦(ロジック・リサーチ),土屋 忠明(ロジック・リサーチ)
著者名(英語): Seijiro Moriyama(Anagix Corporation),Michitaka Yoshino(Hosei University),Akira Yasuda(Hosei University),Shingo Ura(Logic Research Co., Ltd.),Katsuhiko Wakasugi(Logic Research Co., Ltd.),Tadaaki Tsuchiya(Logic Research Co., Ltd.)
キーワード: 集積回路|設計環境|プロセスデザインキット|ミニマルファブ|LSI|EDA|PDK
要約(日本語): ミニマルファブを使って3.5日でLSIを試作した。設計容易化のためにミニマルEDAの設計環境を立ち上げ、短期間に専用のPDKを開発した。設計環境実証のため、アンプとマルチリングオシレータを開発した。この経験から、試作期間の短いミニマルファブの特徴を活かすには、PDKを含めたEDA環境整備が不可欠である。
要約(英語): An LSI was prototyped in 3.5 days using a minimal fab. A minimal EDA design environment was launched to facilitate design, and a dedicated PDK was developed in a short time. An amplifier and a multi-ring oscillator were developed to verify the design environment. From this experience, it is indispensable to develop an EDA environment including PDK in order to take advantage of the features of a minimal fab with a short prototype period.
原稿種別: 日本語
PDFファイルサイズ: 2,924 Kバイト
受取状況を読み込めませんでした
