ノイズキャンセル技術を用い面積効率を改善したPLL向けチャージポンプ
ノイズキャンセル技術を用い面積効率を改善したPLL向けチャージポンプ
カテゴリ: 研究会(論文単位)
論文No: ECT20086
グループ名: 【C】電子・情報・システム部門 電子回路研究会
発行日: 2020/12/17
タイトル(英語): A noise-canceling charge pump for area efficient PLL design
著者名: 浦川 剛(キオクシア),小林 弘幸(キオクシア),出口 淳(キオクシア),藤本 竜一(キオクシア)
著者名(英語): Go Urakawa(Kioxia Corporation),Hiroyuki Kobayashi(Kioxia Corporation),Jun Deguchi(Kioxia Corporation),Ryuichi Fujimoto(Kioxia Corporation)
キーワード: PLL|周波数シンセサイザ|位相同期回路|チャージポンプ|ノイズキャンセル|位相雑音|PLL|frequency synthesizer|phase-locked loop|charge pump|noise-cancel|phase noise
要約(日本語): PLLの位相雑音の内,ループ帯域内の雑音はチャージポンプ(CP)が支配的である.従来回路ではCPの低雑音化のためにトランジスタを大型化する必要があり面積とのトレードオフが問題であった.本提案ではCPのノイズを効果的にキャンセルする回路によりこの問題を大幅に緩和した.同じ雑音性能を得るためにCPの占有面積を78%削減できる検討結果を得た.また16nmプロセスで試作を行い同面積の従来回路比で1.2dBの位相雑音改善結果を得た.
要約(英語): The in-band noise of PLLs is mainly caused by charge-pumps (CPs), so that large-size transistors are usually used to improve noise of CPs. This trade-off is the main issue in CPs. We propose a noise-canceling CP to improve in-band noise and to relax the trade-off. 1.2-dB improvement of phase noise is achieved by the prototype of the proposed CP, so that occupied area for the CP can be reduced 78%.
原稿種別: 日本語
PDFファイルサイズ: 858 Kバイト
受取状況を読み込めませんでした
