ディジタルゲート駆動ICを用いたIGBTのスイッチング時における損失とオーバーシュートの自動最適化
ディジタルゲート駆動ICを用いたIGBTのスイッチング時における損失とオーバーシュートの自動最適化
カテゴリ: 研究会(論文単位)
論文No: EDD16066,SPC16153
グループ名: 【C】電子・情報・システム部門 電子デバイス/【D】産業応用部門 半導体電力変換合同研究会
発行日: 2016/11/14
タイトル(英語): Automatic Optimization to Reduce Loss and Overshoot of IGBT at Switching Operation Using Digital Gate Driver IC
著者名: 崔 通(東京大学),宮崎 耕太郎(東京大学),安部 征哉(九州工業大学),附田 正則(九州工業大学),大村 一郎(九州工業大学),小原 秀嶺(首都大学東京),和田 圭二(首都大学東京),高宮 真(東京大学),桜井 貴康(東京大学)
著者名(英語): Toru Sai(THE UNIVERSITY OF TOKYO),Koutaro Miyazaki(THE UNIVERSITY OF TOKYO),Seiya Abe(Kyushu Institute of Technology),Masanori Tsukuda(Kyushu Institute of Technology),Ichiro Omura(Kyushu Institute of Technology),Hidemine Obara(TOKYO METROPOLITAN UNIVERSIT
キーワード: ゲートドライバ|IGBT|プログラマブル|自動最適化|シミュレーテッドアニーリング|集積回路|Gate driver|IGBT|Programable|Automatic optimization|Simulated annealing|IC
要約(日本語): IGBTのスイッチング時における損失とオーバーシュートのトレードオフ関係を打破するための自動最適化手法を提案する。具体的には、実測結果をフィードバックさせてデジタルゲート駆動ICの動作パラメータをシミュレーテッドアニーリング法で最適化した。提案する最適化手法により、IGBTのターンオン時のコレクタ電流オーバーシュートと損失のトレードオフ関係、ターンオフ時のコレクタ電圧オーバーシュートと損失のトレードオフ関係_x000D_ をそれぞれ改善した。
要約(英語): This paper proposes a systematic method to automatically optimize IGBT gate waveforms by using a digital gate driver IC and a software optimization based on the simulated annealing algorithm. The machine-based optimization reduces the overshoot and the loss for the IGBT turn-on and turn-off.
原稿種別: 日本語
PDFファイルサイズ: 1,561 Kバイト
受取状況を読み込めませんでした
