商品情報にスキップ
1 1

アノマリ型IDSにおける距離計算部のHW化

アノマリ型IDSにおける距離計算部のHW化

通常価格 ¥330 JPY
通常価格 セール価格 ¥330 JPY
セール 売り切れ
税込

カテゴリ: 研究会(論文単位)

論文No: IIS17022

グループ名: 【D】産業応用部門 次世代産業システム研究会

発行日: 2017/03/10

タイトル(英語): HW conversion of distance calculation for Anomaly based IDS

著者名: 松田 祐希(沖縄工業高等専門学校),山田 親稔(沖縄工業高等専門学校),宮城 桂(沖縄工業高等専門学校),市川 周一(豊橋技術科学大学)

著者名(英語): Yuki Matsuda(National Institute of Technology,Okinawa College),Chikatoshi Yamada(National Institute of Technology,Okinawa College),Kei Miyagi(National Institute of Technology,Okinawa College),Shuichi Ichikawa(Toyohashi University of Technology)

キーワード: 侵入検知システム|アノマリ検知|FPGA|Intrusion Detection System|Anomaly detection|FPGA

要約(日本語): IDS(侵入検知システム)は、ネットワーク攻撃を検出することができる。 本稿では、高速化のためにハードウェアを用いたアノマリ型IDSアーキテクチャを提案する。 提案したアーキテクチャでは、ソフトウェアの代わりにハードウェア(FPGA)を用いてマハラノビス距離を計算することができる。 ハードウェアを使用した高速化の結果、システムのスループットを向上させることが期待できる。

要約(英語): IDS (Instrusion Detection System) is to detect network attack. In this article, we propose an anomaly based IDS architecture using hardware in order to speed up. The proposed architecture can calculate inner mahalanoubis distance instead of software. We assume that network throughput can be improved by using hardware.

原稿種別: 日本語

PDFファイルサイズ: 1,134 Kバイト

販売タイプ
書籍サイズ
ページ数
詳細を表示する