可変遅延回路を用いたサイクリック型TDC
可変遅延回路を用いたサイクリック型TDC
カテゴリ: 論文誌(論文単位)
グループ名: 【C】電子・情報・システム部門
発行日: 2018/01/01
タイトル(英語): A Cyclic TDC using Variable Delay Circuit
著者名: 稲垣 雄志(青山学院大学 理工学部),松谷 康之(青山学院大学 理工学部)
著者名(英語): Yuji Inagaki (College of Science and Engineering, Aoyama Gakuin University), Yasuyuki Matsuya (College of Science and Engineering, Aoyama Gakuin University)
キーワード: TDC,サイクリック,可変遅延,MDインバータ,キャリブレーション\Time-to-Digital Converter,cyclic,variable delay,Multiple Delay inverter,calibration
要約(英語): A cyclic TDC can be implemented in a small area with high resolution but it takes long conversion time. To reduce a conversion time, we introduce variable delay circuits that can change a delay time of a pulse. We also introduce calibration techniques, an offset cancellation and delay matching, to improve linearity of the TDC. We confirmed through circuit simulation that the proposed circuit achieves a time resolution of 9.38 ps, dynamic range of 18.7 ns, sampling rate of 2 MS/s, and a power consumption of 11 mW at 1.8 V operation.
本誌: 電気学会論文誌C(電子・情報・システム部門誌) Vol.138 No.1 (2018) 特集:電子回路関連技術
本誌掲載ページ: 2023/10/17 p
原稿種別: 論文/日本語
電子版へのリンク: https://www.jstage.jst.go.jp/article/ieejeiss/138/1/138_10/_article/-char/ja/
受取状況を読み込めませんでした
