商品情報にスキップ
1 1

オートゼロ技術を用いた演算増幅器のオフセット電圧および出力電圧リプルの低減

オートゼロ技術を用いた演算増幅器のオフセット電圧および出力電圧リプルの低減

通常価格 ¥770 JPY
通常価格 セール価格 ¥770 JPY
セール 売り切れ
税込

カテゴリ: 論文誌(論文単位)

グループ名: 【C】電子・情報・システム部門

発行日: 2020/01/01

タイトル(英語): Offset Voltage and Output Voltage Ripple Reduction of an Operational Amplifier using Auto-zero Technique

著者名: 元木 真太郎(山梨大学),佐藤 隆英(山梨大学),小川 覚美(山梨大学)

著者名(英語): Shintaro Motoki (University of Yamanashi), Takahide Sato (University of Yamanashi), Satomi Ogawa (University of Yamanashi)

キーワード: 演算増幅器,オートゼロ技術,オフセット電圧,出力電圧リプル  operational amplifier,auto-zero technique,offset voltage,output voltage ripple

要約(英語): In this paper, an auto-zero amplifier which reduces the offset voltage and output voltage ripple caused by the non-ideal characteristics of CMOS switches is proposed. Three capacitors are used to store the compensation voltage for an internal amplifier in the proposed circuit. The capacitors hold the voltage between two input terminals of the amplifiers even if a charge injection and/or a clock feed through occur at CMOS switches. The proposed circuit reduces the output offset voltage to 43.8% and the output voltage ripple to 42.8% compared to the conventional circuit.

本誌: 電気学会論文誌C(電子・情報・システム部門誌) Vol.140 No.1 (2020) 特集:電子回路関連技術

本誌掲載ページ: 32-37 p

原稿種別: 論文/日本語

電子版へのリンク: https://www.jstage.jst.go.jp/article/ieejeiss/140/1/140_32/_article/-char/ja/

販売タイプ
書籍サイズ
ページ数
詳細を表示する