1
/
の
1
パワエレクトロニクスシステムの並列回路解析による高速化シミュレーション
パワエレクトロニクスシステムの並列回路解析による高速化シミュレーション
通常価格
¥440 JPY
通常価格
セール価格
¥440 JPY
単価
/
あたり
税込
カテゴリ: 全国大会
論文No: 4-055
グループ名: 【全国大会】平成22年電気学会全国大会論文集
発行日: 2010/03/05
タイトル(英語): Parallel Circuit Analysis for Fast Simulation of a Power Electronic System
著者名: 加藤利次 (同志社大学),井上 馨(同志社大学),久見木雄大 (同志社大学),古賀 文瑛(同志社大学)
著者名(英語): Toshiji Kato(Doshisha University),Kaoru Inoue(Doshisha University),Yudai Kumiki(Doshisha University),Fumiaki Koga(Doshisha University)
キーワード: 回路シミュレーション|並列処理|マルティプルシューティング法|包絡追跡法|MPI|クラスターシステム
要約(日本語): パワーエレクトロニクスシステムの回路シミュレーションにおいて、精度をそのままにして高速化する方法の1つとして、コンピュータシステムのCPU数を増やす並列化処理法がある。すなわち各CPUにシミュレーション計算のタスクを分散処理させることにより、計算効率はそのままでも時間的に高速化を図るものである。しかしながら各CPU間の連携を考慮して計算手法を考案する必要がある。本稿では、その例として包絡追跡法による周期定常解析と回路分割過渡解析法にMPIシステムにより並列化処理を行う方法について示す。
原稿種別: 日本語
PDFファイルサイズ: 1,702 Kバイト
受取状況を読み込めませんでした
