1
/
の
1
FPGAによるパワーエレクトロニクス制御用通信システムのデータ遅延検証
FPGAによるパワーエレクトロニクス制御用通信システムのデータ遅延検証
通常価格
¥440 JPY
通常価格
セール価格
¥440 JPY
単価
/
あたり
税込
カテゴリ: 全国大会
論文No: 4-114
グループ名: 【全国大会】平成22年電気学会全国大会論文集
発行日: 2010/03/05
タイトル(英語): Verification of data delay in communication system for power electronics controller using FPGA
著者名: 小島 翔(東京電機大学),石岡 俊哉(東京電機大学),横山 智紀(東京電機大学)
著者名(英語): Sho Kojima(Tokyo Denki University),Toshiya Ishioka(Tokyo Denki University),Tomoki Yokoyama(Tokyo Denki University)
キーワード: ネットワークフィードバック|FPGA|IPv4
要約(日本語): これまでパワーエレクトロニクス(以下PE)機器におけるセンサ値のフィードバック手法として,FPGA上にプロトコル処理を実装することで高速な連続データ通信が可能なEthernetネットワークを用いたフィードバック方法を提案し,4chのA/Dデータを含むパケットを70usec周期で通信することが可能であること及び,この通信システムを用いてインバータ制御の電圧フィードバックを行い,電圧制御が可能であることを報告してきた.今回は通信にかかわるFPGA上の機能モジュール動作について検証し,パケットを33usec周期で送受信できることを確認した.
原稿種別: 日本語
PDFファイルサイズ: 1,810 Kバイト
受取状況を読み込めませんでした
