遅延回路によって構成した非同期レジスタ回路を用いた逐次比較型AD変換器の低電圧・低消費電力化の検討
遅延回路によって構成した非同期レジスタ回路を用いた逐次比較型AD変換器の低電圧・低消費電力化の検討
カテゴリ: 論文誌(論文単位)
グループ名: 【C】電子・情報・システム部門
発行日: 2019/01/01
タイトル(英語): Study on Low Voltage and Low Power Consumption SAR ADC using Asynchronous Type SAR Composed of Delay Circuit
著者名: 日野 翔太(広島工業大学大学院工学系研究科電気電子工学専攻),上見 アレックス(広島工業大学工学部電子情報工学科),升井 義博(広島工業大学工学部電子情報工学科)
著者名(英語): Shota Hino (Electrical and Electronic Engineering, Graduate School of Science and Technology, Hiroshima Institute of Technology), Allex Uemi (Department of Electronics and Computer Engineering, Faculty of Engineering, Hiroshima Institute of Technology), Yoshihiro Masui (Department of Electronics and Computer Engineering, Faculty of Engineering, Hiroshima Institute of Technology)
キーワード: 逐次比較型AD変換器,低消費電力,非同期型,ダブルブースト技術,基板バイアス効果 SAR ADC,low power,asynchronous type,Double Boost technique,substrate bias effect
要約(英語): In recent years, there is a movement to realize wireless sensor network by energy harvest. However, the power obtained by energy harvesting is very low. Therefore, ADC used for sensors need to have low power consumption. We realized low voltage and low power consumption by making the SAR ADC asynchronous by the delay circuit.
本誌: 電気学会論文誌C(電子・情報・システム部門誌) Vol.139 No.1 (2019) 特集:電子回路関連技術
本誌掲載ページ: 50-55 p
原稿種別: 論文/日本語
電子版へのリンク: https://www.jstage.jst.go.jp/article/ieejeiss/139/1/139_50/_article/-char/ja/
受取状況を読み込めませんでした
