3値CMOS論理回路とD-素子の構成
3値CMOS論理回路とD-素子の構成
カテゴリ: 論文誌(論文単位)
グループ名: 【D】産業応用部門
発行日: 2019/02/01
タイトル(英語): Design and Synthesis of Ternary CMOS Logic Circuits and D-Element
著者名: 長田 康敬(琉球大学 工学部),河口 万由香(北海道大学大学院情報科学研究科),山田 親稔(沖縄工業高等専門学校)
著者名(英語): Yasunori Nagata (Faculty of Engineeering, University of the Ryukyus), Mayuka F. Kawaguchi (Graduate School of Information Science and Technology,Hokkaido University), Chikatoshi Yamada (Okinawa National College of Technology)
キーワード: 3値CMOS論理回路,B-3値論理,非同期式回路,D素子 Ternary-Valued CMOS logic circuits,B-Ternary logic system,asynchronous circuits,D-element
要約(英語): In this paper, a design technique for ternary logic function circuits based on CMOS design are proposed. The circuits operate as B-ternary (binaric ternary) logic functions that are useful in asynchronous systems or self-checking circuits of fault-tolerant systems. Further, a special logic circuit, D-element, is proposed. D-element is designed for asynchronous systems like Mullers C-element in binary circuits. The circuits' SPICE simulations are provided to show their efficacy.
本誌: 電気学会論文誌D(産業応用部門誌) Vol.139 No.2 (2019) 特集:ドローンとロボット組み込み/サスティナブルシステム
本誌掲載ページ: 143-148 p
原稿種別: 論文/日本語
電子版へのリンク: https://www.jstage.jst.go.jp/article/ieejias/139/2/139_143/_article/-char/ja/
受取状況を読み込めませんでした
